自动循环计数器1111.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE PAGE 13 目 录 一、设计目的…………………………………………………….. …… .2 二、设计任务……………………………………………………………..2 三、设计要求……………………………………………………………..2 四、总设计方案…………………………………………………………..2 五、单元电路功能简介…………………………………………………..3 六、工作原理及其原理总图……………………………………………..9 七、元件清单…………………………………………………………….11 八、 收获、体会…………………………………………………………12 九、参考文献……………………………………………………………..13 一、设计目的 1.熟练掌握计数器的应用。 2.加深对加减循环计数和显示电路的理解。 二、设计任务 1. 用集成计数器实行3~9自动循环计数。 2. 电路能实现3~9加法和3~9减法循环计数。 输出用数码显示。 三、设计要求 1.确定总体设计方案画出总方框图,划分各单元电路的功能,并进行单元电路的设计,画出逻辑图。 2.选择元器件型号。 3.画出总逻辑图和装配图,并在实验板上组装电路。 4.进行电路调试,使其达到设计要求。 5.写出总结报告。 四、总体设计方案 分析设计任务,该系统由单脉冲产生部分、加减控制模块、可逆计数器、译码显示模块构成。完成由加法计数自动转向减法计数。可逆计数器实现加法、减法计数功能。加减控制模块可由门电路组成的基本RS触发器和其它控制门电路构成。译码显示模块完成该结果的数字显示。自动循环计数器设计框图如图1所示。 可逆计数器 可逆计数器 译码、显示电路 加/减控制电路 单脉冲产生部分 单脉冲产生部分 图1 自动循环计数器设计框图 五、单元电路功能简介 1、单次脉冲产生部分 采用仿真软件自带的函数发生器。 2、可逆计数器 74LS190是同步十进制可逆计数器,它是靠加/减控制端来实现加法计数和减法计数的。其引脚排列如图2,功能表如表1所示。 表1 74LS190功能表(1)逻辑功能示意图 表1 74LS190功能表 输 入 输 出 CP D0 D1 D2 D3 Q0 Q1 Q2 Q3 0 × × × d0 d1 d2 d3 1 0 0 ↑ × × × × 1 1 1 ↑ × × × × 1 1 × × × × × × d0 d1 d2 d3 加 计 数 减 计 数 保 持 V VCC D0 CP RC CO/BO LD D2 D3 74LS190 D1 Q1 Q0 CT U/D Q2 Q 图2 74LS190集成芯片引脚图 (2)引脚说明 CO/BO:进位输出/借位输出端 CP:时钟输入端 :计数控制端(低电平有效) D0~D3:并行数据输入端 :异步并行置入控制端(低电平有效) Q0~Q3:输出端 :行波时钟输出端(低电平有效) :加/减计数方式控制端 (3)主要逻辑功能 74LS190的预置是异步的。 当置入控制端(=0)为低电平时,不管时钟端(CP)状态如何,输出端(Q0~Q3)即可预置成与数据输入端(D0~D3)相一致的状态。 74LS190的计数是同步的,靠CP同时加在四个触发器上而实现的。 当计数控制端()为低电平时,在CP 上升沿作用下Q0~Q3同时变化,从而消除了异步计数器中出现的计数尖峰。当计数方式控制()为低电平时进行加计数;当计数方式控制()为高电平时进行减计数。只有在CP为高电平时,和才可以跳变。 74LS190有超前进位功能。 当计数上溢或下溢时,进位/借位输出端(CO/BO)输出一个宽度约等于CP脉冲周期的高电平脉冲;行波时钟输出端()输出一个宽度等于CP低电平部分的低电平脉冲。 利用端可级联成N位同步计数器。当采用并行CP控制时,则将接到后一级;当采用并行控制时,则将接到后一级CP。 3、控制部分及循环加减计数部分 (1) 控制部分及循环加减计数部分的电路原理图 图3 控制部分及循环加减计数部分的电路原理图 (2)加减法状态图 图4 加减法状态图 (3) 74LS138译码器(引脚图,工作原理,真值表) 74HC138引脚图如图5所示 图5 74HC138管脚图 74LS138 为3 线-8 线译码器,其工作原理如下:当一个选通端(S1)为高电平,另两个选通端(/S2)和(/S3)为低电平时,可将地址端(A0、A1、A2)的二进制编码在一个对应的输出端以低电平译出。 表3 3线-8线译码

文档评论(0)

151****0104 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档