祖父时代ADC已成往事RF采样ADC给系统设计带来诸多好处.docVIP

祖父时代ADC已成往事RF采样ADC给系统设计带来诸多好处.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
祖父时代ADC已成往事RF采样ADC给系统设计带来诸多好处

祖父时代ADC已成往事RF采样ADC给系统设计带来诸多好处   摘要:数据转换器现已蜕变为高度集成的单芯片IC。从第一款商用数据转换器诞生以来,对更快数据速率的无止境需求驱动着数据转换器不断向前发展。目前ADC的最新产品是采样速率达到GHZ的RF采样ADC。更高带宽的需求伴随着更高容量的需求,这就给FPGA I/O带来了更大的压力,而RF采样ADC可以利用内部DDC予以化解。   关键词:ADC;RF采样;GHZ   DOI:10.3969/j.issn.1005-5517.2016.2.006   数据转?Q器充当现实模拟世界与数字世界之间的桥梁已有数十年的历史。从占用多个机架空间并消耗大量电能(例如DATRAC 11位50kSPS真空管ADC的功耗为500 W)的分立元件起步,数据转?Q器现已蜕变为高度集成的单芯片IC。从第一款商用数据转?Q器诞生以来,对更快数据速率的无止境需求驱动着数据转换器不断向前发展。ADC的最新化身是采样速率达到GHz的RF采样ADC。   架构研究的超前性加上半导体技术的迅速成长,使得模数转换器能够以单芯片的形式实现。20世纪90年代以来,CMOS技术已经能够与构成数据转换器基本模块的分立模拟电路齐头并进。将构建模块集成到单个芯片中可以获得功耗和空间效率更高的设计。现在,摩尔定律不仅适用于数字0C设计,同样也适用于模拟设计。只需看看过去二十年(从20世纪90年代中期到现在),便能明白技术发展是何等之快。技术的发展刺激了对更高速数据转换的需求,导致数据转?Q器的带宽越来越高。   这些年来,硅技术已发展到非常高的程度,现在已经能以经济上可行的方式设计具有很多强大数字处理功能的模数转换器(ADC)。早先的ADC设计使用的数字电路非常少,主要用于纠错和数字驱动器。新一代GSPS(每秒干兆采样)转?Q器(也称为RF采样ADC)利用成熟的65 nmCMOS技术实现,可以集成许多数字处理功能来增强ADC的性能。这样,数据转换器便从20世纪90年代中期21世纪早期的大A(模拟)小D(数字)式ADc变身为现在的小A大D式ADC。这并不意味着模拟电路及其性能弱化,而是说数字电路的数量已大幅增加,与模拟性能互为补充。这些增加的特性使得ADC能够在ADC芯片中快速执行大量数字处理,分担FPGA的一些数字处理负荷。这就为系统设计人员开启了许多其它可能性。现在,采用这些先进的新型GSPS ADC,系统设计人员针对各种各样的平台只需设计一种硬件,然后高效率地利用软件重新配置该硬件,便可适应新的应用。   增强的高速数字处理   不断缩小的CMOS了艺尺寸和先进的设计架构相结合,意味着ADC终于也能利用数字处理技术来改善性能。该突破是在20世纪90年代早期实现的,自此之后,ADC设计人员再也没有回头。随着硅工艺的改进(从0.5μm、0.35μm、0.18μm到65 nm),转?Q速度也得到提高。但是,几何尺寸缩小使得晶体管变小,虽然速度更快(因而带宽更高),但就模拟设计性能而言,某些特性变得略差,例如Gm(跨导)。以前,这要通过增加更多校正逻辑来补偿。然而,那时的硅仍很昂贵,导致ADC内部的数字电路数量相对较少。图1所示为一个实例的功能框图。   数字纠错逻辑   随着硅技术发展到深亚微米尺寸(如65 nm),数据转换器除了内核能够跑得更快(1GSPS或更高)以外,规模经济性还使其可以增加大量数字处理。这是再次审视后发现的一个突破性进展。通常,根据系统性能和成本要求,数字信号处理是由ASIC或FPGA处理。ASIC是专用电路,开发需要耗费大量资金。因此,设计人员通常会让ASOC设计长期运行,以扩大ASIC开发的投资回报。FPGA比ASIC便宜,不需要巨额开发预算。然而,由于FPGA追求支持所有应用,所以其信号处理能力会受到速度和功效的限制。这是可以理解的,因为它具备ASIC所不具备的灵活性和重新配置能力。图2所示为一个具有可配置数字处理模块的RF采样ADC(也称为GSPS ADC)的功能框图。   新一代GSPS ADC将彻底改变无线电设计,因为其为设计提供了极大的灵活性,下面将讨论其中几点。   高速数字处理   早先的无线电利用模拟混频器和级联数字下变频器(DDC)的混合结构来将信号降频至基带以供处理,这涉及到大量硬件(模拟混频)和电源(模拟域和ASIC/FPGA中的DDC域)。新一代RF采样ADC的出现,使得DDC可以运用全数字逻辑在ADC内部高速运行,这意味着处理的功效要高得多。   通过JESD204B提供I/O灵活性   新一代RF采样ADC不仅具有GSPS采样能力,而且??弃了过时的LVDS输出,转而采用高速串行接口。新的JEDECJESD204B规范允许数字输出数据通过CML(

文档评论(0)

130****9768 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档