- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
目 录
1、 摩尔定律放缓,后摩尔时代来临 3
2、 后摩尔时代的创新,关注新集成、新材料、新架构 4
、 新集成:从平面转为三维,先进封装前景广阔 5
、 新架构:提升计算效率 8
、 新材料:更高性能,未来将高速成长 9
3、 后摩尔时代,先进封装、第三代半导体等领域机会较大 11
4、 风险提示 12
图表目录
图 1: 摩尔定律:集成电路上可以容纳的晶体管数目约每 18 个月便会增加一倍 3
图 2: 随着技术节点的不断缩小,集成电路制造的设备投入呈大幅上升的趋势 4
图 3: 未来集成电路的长期演进有三种主流的路线 5
图 4: 半导体封装技术发展大致分为四个阶段 6
图 5: 传统封装向倒装芯片、晶圆级封装演进 6
图 6: 先进封装收入增速远高于传统封装市场 7
图 7: 我国 2015-2019 年先进封装占全球比例逐渐提升 8
图 8: 第三代半导体材料具有高频、高效、高功率、耐高压、耐高温、抗辐射等特性 10
图 9: 全球 GaN 射频器件市场规模 2025 年将达 20 亿美元 11
图 10: SiC 功率器件市场规模预计 2025 年将超过 25 亿美元 11
图 11: 预计 2019 年至 2023 年全球射频前端市场规模 CAGR 为 17%,2023 年达 313 亿美元 11
表 1: 主流封装技术渗透领域广泛,预期 CAGR 超 26%。 7
表 2: 国内大陆封测厂技术平台已经基本和海外厂商同步 8
表 3: 当前市场四大主流指令集为 X86、MIPS、ARM、RISC-V 8
表 4: 半导体材料的发展分三个阶段 10
1、 摩尔定律放缓,后摩尔时代来临
国家科技体制改革和创新体系建设领导小组第十八次会议 5 月 14 日在北京召开。会议要求,要高质量做好“十四五”国家科技创新规划编制工作,聚焦“四个面向”,坚持问题导向,着力补齐短板,注重夯实基础,做好战略布局,强化落实举措。中共中央政治局委员、国务院副总理、国家科技体制改革和创新体系建设领导小组组长刘鹤还组织专题讨论了面向后摩尔时代的集成电路潜在颠覆性技术。
后摩尔定律是根据摩尔定律提出的,摩尔定律是英特尔创始人之一戈登·摩尔的经验之谈,其核心内容为:集成电路上可以容纳的晶体管数目在大约每经过 18 个月便会增加一倍。换言之,处理器的性能每隔两年翻一倍。
图1:摩尔定律:集成电路上可以容纳的晶体管数目约每 18 个月便会增加一倍
资料来源:TEL
然而近些年,随着芯片工艺不断演进,硅的工艺发展趋近于其物理瓶颈,晶体管再变小变得愈加困难。
一方面,技术难度迅速加大。目前最新的制程工艺节点为 5nm,使用的是 FinFET
(鳍式场效应晶体管)技术,而再往下的制程,将不得不使用 GAAFET(Gate-All- Around,闸极环绕场效应晶体管)等新技术,这对于芯片制造厂商来说,是一项不小的挑战。对于决定制程突破关键的上游设备厂商来说,5nm 以下的制程对设备的要求也极高,以光刻机为例,荷兰ASML 是全球唯一有能力制造EUV 光刻机的厂商,而面向 3nm 及更先进的工艺,芯片制造商将需要一种称为高数值孔径 EUV(high-NA EUV)的 EUV 光刻新技术。据 ASML 年报披露正在研发的下一代采用 high-NA 技术光刻机大约在 2024 年前后量产。
另一方面,由于随着技术节点的不断缩小,集成电路制造设备的资本投入越来越高。在摩尔定律的推动下,元器件集成度的大幅提高要求集成电路线宽不断缩小,导致生产技术与制造工序愈为复杂,制造成本呈指数级上升趋势。当技术节点向 5纳米甚至更小的方向升级时,普通光刻机受其波长的限制,其精度已无法满足工艺要求。因此,集成电路的制造需要采用昂贵的极紫外光刻机,或采用多重模板工艺,重复多次薄膜沉积和刻蚀工序以实现更小的线宽,使得薄膜沉积和刻蚀次数显著增加,意味着集成电路制造企业需要投入更多且更先进的光刻机、刻蚀设备和薄膜沉
积设备等,造成巨额的设备投入。以 5 纳米技术节点为例,其投资成本高达数百亿美元,是 14 纳米的两倍以上,28 纳米的四倍左右。巨额的设备投入只有具备一定规模的头部集成电路制造厂商可以负担。
图2:随着技术节点的不断缩小,集成电路制造的设备投入呈大幅上升的趋势
每5万片晶圆产能的设备投资(百万美元)
21,49515,55711,4208,4492,134
21,495
15,557
11,420
8,449
2,134
2,504
3,082
3,950
4,746
6,272
20000
15000
10000
5000
0
数据来源:IBS、中芯国际招股说明书、研究所
因上述原因,摩尔定
原创力文档


文档评论(0)